数字逻辑与数字系统实验报告-简单时序电路 下载本文

数字逻辑与数字系统实验报告书6

实验名 简单时序电路

一、 实验目的

1、 掌握常用时序电路分析,设计及测试方法。 2、 掌握计数器74LS161的功能。 3、 掌握计数器的级联方法。 4、 熟悉任意计数器的构成方法。

二、 实验所用器件和仪器

74LS112(74LS73) 双J-K触发器 2片

74LS175 四D触发器 1片 74LS10 三输入端与非门 1片 74LS00 二输入端四与非门 1片 4位计数器74LS161 2片

三、 实验内容

1、 异步二进制计数器

2、 自循环移位寄存器-环形计数器 3、 集成芯片使用

4、 任意模计数器(计数器级联)

四、 实验原理、接线图及实验结果

1异步二进制计数器:

波形图为:

2、自循环移位寄存器-环形计数器:

环形计数器原理

环形计数器波形图

利用四D触发器芯片74LS175搭建环形计数器

(2)与非门用74LS10三输入端三与非门重述上述实验:

自启式环形计数器

自启式环形计数器波形图

3、集成芯片使用:用一片74LS161和74LS00采用复位法(置位法)构造一个模6计数器。用单脉冲做计数时钟,观测计数状态。

(1)复位法构成的模6计数器:

复位法6进制计数器接线图

(2)复位法6进制计数器状态转移表: QD 0 0 0 0 0 0 0 (3)Q的波形图:

QC 0 0 0 0 1 1 1/0 QB 0 0 1 1 0 0 1/0 QA 0 1 0 1 0 1 0