基于LD3320芯片的声电密码门设计 下载本文

图8 74LS76引脚图

J-K触发器:74LS76是带有臵位和清零的双JK触发器,每个触发器都有一个单独清零臵“1”输入端,有Q互补输出。为下降沿触发型JK触发器。

表6 74LS76的真值表

通过上面的分析得出的逻辑函数式连接出正确的JK触发器接线图如9所示

图9 74LS76实现检测接线图

10

通过上面的介绍我们可以知道当输入X信号依次为1101时,在电路图最右边的元件的3脚输出一个高电平,否则输出一个低电平。其中CP脉冲为整个电路提供一个时钟信号,延时信号主要是在每一次开锁后是JK触发器复位。 3.2 取样及放大整形电路设计

取样实际上就是将一个声音信号转化成一个电信号,用一个简单的电阻串联话筒既可后成,当然这样的电信号无法再数字电路中使数字电路实现功能,因此必须经过放大整形,电路如图10所示。

图10 取样及放大整形电路

当一个掌声拍响后,话筒接收到声音信号,话筒导通,则产生一个负相尖脉冲经过电容C6送到三极管的基极,经过三极管将声音脉冲信号放大,送到NE555的2脚,触发NE555产生一个正脉冲信号,脉冲宽度由R3、C3确定。从而达到将声音信号取样、放大整形的目的。同是还可以将声音信号延时,防止声音信号时间短而导致声音信号和JK触发器不能同步的困扰。

其中异或门输入端为+VCC和自锁信号,当电路正常工作时异或门输出为高,当电路报警时自锁信号为高异或门输出为低NE555不工作,从而达到电路自锁的目的。 3.2.1 时基电路NE555

在这里NE555的作用起到了整形及延时的目的。其实NE555在大学电路的学习中是一个并不陌生的元件,在数字电路的学习中,应用也十分广泛。由其可构成单稳态触发器、自激多谐振荡器以及施密特触发器等在数字电路中都有十分广泛的应用,在电冰箱保护电路设计中要求断电延时,我们首先想到的就是单稳态

11

触发器的延时功能。

①为更好的了解整个电路的功能,在这里我们先将NE555的功能以及构成的单稳态触发器做简单的介绍:

NE555:时基电路555是一种用途较广的精密定时器,可用来发生脉冲、作方波发生器、自激振荡器、定时电路、延时电路、脉宽调制电路、脉宽缺少指示电路、监视电路等。其工作电压为5~18V,常用10~15V,最大输出电流200mA,可驱动功率开关管、继电器、发光管、指示灯,做振荡器时,最高频率可达300kHz。NE555的元件图如11所示

图11 NE555的元件图

管脚功能介绍: 1脚为地; 2脚为触发输入端;

3脚为输出端,输出的电平状态受触发器控制,而触发器受上比较器6脚和下比较器2脚的控制。当触发器接受上比较器A1从R脚输入的高电平时,触发器被臵于复位状态,3脚输出低电平;当触发器接受下比较器A1从S脚输入的高电平时,触发器被臵于复位状态,3脚输出高电平;2脚和6脚是互补的,2脚只对低电平起作用,高电平对它不起作用,即电压小于1Ucc/3,此时3脚输出高电平。6脚为阈值端,只对高电平起作用,低电平对它不起作用,即输入电压大于2 Ucc/3,称高触发端,3脚输出低电平,但有一个先决条件,即2脚电位必须大于1Ucc/3时才有效。3脚在高电位接近电源电压Ucc,输出电流最大可打200mA。

4脚是复位端,当4脚电位小于0.4V时,不管2、6脚状态如何,输出端3脚都输出低电平。 5脚是控制端。

7脚称放电端,与3脚输出同步,输出电平一致,但7脚并不输出电流,所以3脚称为实高(或低)、7脚称为虚高。

12

8脚接电源电压Vcc 单稳态触发器:

单稳态触发器在数字电路中应用也是比较多的。通过上面NE555的介绍我们已经基本了解了其元件内部结构。如图12:

图12 单稳态触发器

电路工作原理:当电路通电时,位于7脚的三极管截止,+Vcc通过R5对C5进行充电,当C5上的电压大于2/3Vcc时,内部比较器翻转,输出低电平, RS触发器复位,输出端为低,则三极管导通,电容迅速放电,输出端为低保持不变。如果负跳变触发脉冲由2输入,当电压值下降到1/3Vcc时,同相比较器翻转,输出低电平,RS触发器臵位,输出端为高且三极管截止,电源通过R5再次向C5充电,重复上述过程,输出高电平的脉冲宽度为1.1RC。波形比较如图13所示:

图13 单稳态触发电路波形图

13